## DESCRIPCIÓN DEL PROBLEMA

El objetivo de esta segunda sesión práctica previa es prepararnos para la práctica logrando una mejor comprensión sobre cómo funcionan el procesador y su unidad de control. Para ello, nos centraremos en un procesador muy simple de un solo ciclo. Para que un procesador pueda ejecutar instrucciones en un solo ciclo sin recurrir al paralelismo en su implementación debemos separar las memorias de instrucciones y de datos de forma que se pueda realizar el acceso a ambas dentro del mismo ciclo (al estilo de la arquitectura Harvard). En este ejemplo el procesador no va a tener una memoria de datos propiamente dicha, sino que operará con su banco de registros como memoria de datos. Esta estructura es típica de algunos microcontroladores, procesadores muy sencillos con una memoria de programa no volátil, diseñados para funcionar integrados en otro artefacto como una lavadora o un coche, por ejemplo.

Para analizar el funcionamiento del procesador, estudiaremos separadamente el camino de datos de la unidad de control que lo gobierna y los modelaremos por separado también. En la figura se han marcado en rojo y con línea discontinua las señales que provendrían de la Unidad de Control. Las instrucciones están codificadas en la memoria de programa, siendo cada una de 16 bits. El PC es de 10 bits, permitiendo direccionar un total de 1024 instrucciones en memoria de programa. Hay 16 registros de 8 bits en el banco de registros.



La unidad de control para este camino de datos tendría como entradas

- las señales comunes de reloj y reset
- los 6 bits más significativos de la instrucción (Opcode mayor posible)
- el valor del flag de cero para la ejecución de los saltos condicionales

y generaría las señales de control:

- señales de control de ambos multiplexores (s\_inc y s\_inm)
- la habilitación de escritura del banco de registros (we3)
- señales de selección de operación de la ALU (Op)
- la habilitación de escritura del flag de cero (wez)

Segunda sesión previa de la práctica 2: simulación de la unidad de control de una CPU simple

La misión de la unidad de control será activar las señales de control de forma que se ejecute correctamente la instrucción determinada por los 6 bits (o menos) de Opcode.

La siguiente tabla describe tanto la codificación (tal como aparecería en memoria de programa) como el funcionamiento de cada una de las instrucciones. En la tabla se usan las abreviaturas siguientes- X: valores arbitrarios, C: bits de una constante, D: bits del destino de un salto, Op: señales de selección de operación de la ALU, R1: bits índice del registro primer operando, R2: igual para el registro segundo operando y Rd: igual que los casos anteriores pero para el registro destino.

| Instrucción                                                                                                  | 15                                                                        | 1 4  | 13 | 1 2    | 11   | 10   | 0 9                 | 0.8 | 0 7  | 0 6    | 0 5   | 0 4  | 0 3   | 0 2  | 0 1 | 0 0 |
|--------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------------|------|----|--------|------|------|---------------------|-----|------|--------|-------|------|-------|------|-----|-----|
| No Operación (nop)                                                                                           | 0                                                                         | 0    | 0  | 0      | 0    | 0    | X                   | Х   | Х    | Х      | Х     | Х    | Х     | X    | Х   | Х   |
| Opcode de 6 bits (15-10). Esta instrucción no realiza ninguna acción visible al programador salvo pasar      |                                                                           |      |    |        |      |      |                     |     |      |        |       |      |       |      | sar |     |
| a la siguiente instrucción provocando que el nuevo PC sea el PC actual incrementado en 1.                    |                                                                           |      |    |        |      |      |                     |     |      |        |       |      |       |      |     |     |
| Carga inmediata (li)                                                                                         | 0                                                                         | 0    | 0  | 1      | С    | С    | С                   | С   | С    | С      | С     | С    | Rd    | Rd   | Rd  | R d |
| Opcode de 4 bits (15-12), constante inmediata de 8 bits (11-4) y campo de registro de destino de 4           |                                                                           |      |    |        |      |      |                     |     |      |        |       |      |       |      |     |     |
| bits (3-0) indicando el índice del registro destino (WA3) donde se escribirá la constante siempre que el     |                                                                           |      |    |        |      |      |                     |     |      |        |       |      |       |      |     |     |
| multiplexor que provee el dato a escribir tenga la entrada s_inm a 1.                                        |                                                                           |      |    |        |      |      |                     |     |      |        |       |      |       |      |     |     |
| Salto incondicional (j)                                                                                      | 0                                                                         | 1    | 0  | 0      | 0    | 0    | D                   | D   | D    | D      | D     | D    | D     | D    | D   | D   |
| Opcode de 6 bits (15-10) y los 10 bits restantes (9-0) serán el nuevo PC si el multiplexor que controla      |                                                                           |      |    |        |      |      |                     |     |      |        |       |      |       |      |     |     |
| la entrada al PC tiene su entrada de selección s_inc a cero. En las instrucciones que no sean saltos,        |                                                                           |      |    |        |      |      |                     |     |      |        |       |      |       |      |     |     |
| s_inc se pondrá a 1 provocando que el nuevo PC sea el PC actual incrementado en 1.                           |                                                                           |      |    |        |      |      |                     |     |      |        |       |      |       |      |     |     |
| Salto condicional si cero (jz)                                                                               | 0                                                                         | 1    | 0  | 0      | 0    | 1    | D                   | D   | D    | D      | D     | D    | D     | D    | D   | D   |
| Opcode de 6 bits (15-10) y los 10 bits restantes (9-0) serán el nuevo PC si el flag de cero vale 1 (z=1). En |                                                                           |      |    |        |      |      |                     |     |      |        |       |      |       | .En  |     |     |
| caso contrario (z=0), el nuevo PC será el PC actual incrementado en 1.                                       |                                                                           |      |    |        |      |      |                     |     |      |        |       |      |       |      |     |     |
| Salto condicional si no cero (jnz)                                                                           | 0                                                                         | 1    | 0  | 0      | 1    | 0    | D                   | D   | D    | D      | D     | D    | D     | D    | D   | D   |
| Opcode de 6 bits (15-10) y los 10 bits restantes (9-0) serán el nuevo PC si el flag de cero vale 0 (z=0).    |                                                                           |      |    |        |      |      |                     |     |      |        |       |      |       |      |     |     |
|                                                                                                              | En caso contrario (z=1), el nuevo PC será el PC actual incrementado en 1. |      |    |        |      |      |                     |     |      |        |       |      |       |      |     |     |
| Operación aritm./lógica (add,)                                                                               | 1                                                                         | 0p   | 0р | Ор     | R1   | R1   | R1                  | R1  | R 2  | R 2    | R2    | R 2  | Rd    | Rd   | Rd  | Rd  |
| Opcode de 4 bits (15-12, de los cuales 14-12 representan la señal de control Op que se enviará a la          |                                                                           |      |    |        |      |      |                     |     |      |        |       |      |       |      |     |     |
| ALU), campo índice de primer re                                                                              | -                                                                         | •    |    |        |      |      |                     |     |      | •      |       |      | _     |      | _   |     |
| operando de 4 bits (7-4, RA2)                                                                                | -                                                                         | •    |    |        |      | -    |                     |     |      |        |       |      |       |      |     |     |
| almacenará el resultado (siemp                                                                               |                                                                           | -    |    | ıltipl | exor | teng | ga <mark>s</mark> _ | inm | a ce | ro). I | Estas | inst | rucci | ones | son | las |
| únicas que deben afectar al flag                                                                             | g de                                                                      | cero | Z. |        |      |      |                     |     |      |        |       |      |       |      |     |     |

## TAREAS A REALIZAR: SIMULACIÓN DE LA UNIDAD DE CONTROL A MODO DE TESTBENCH

a) Estudiar el fichero progfile.dat que sirve para inicializar la memoria de programa de la cpu. Contiene un programa de ejemplo codificado usando la tabla anterior

```
0x0000 0100 0000 0000 0101
                                    j Start
0x0001 0000 0000 0000 0000
                                    nop
0x0002 0000 0000 0000 0000
                                    nop
0x0003 0000_0000_0000_0000
                                    nop
0x0004 0000 0000 0000 0000
                                    nop
0x0005 0001 0000 0000 0010 Start:
                                    li #0 R2
                                                    ;Registro destino del cálculo, 0->R3
0x0006 0001 0000 0010 0001
                                    li #2 R1
                                                    ;Número de iteraciones, 2->R1
0x0007 0001_0000_0100_0011
                                    li #4 R3
                                                    ;Valor a sumar a cálculo, 4->R3
0x0008 0001_0000_0001_0100
                                    li #1 R4
                                                    ;Decremento unidad, 1->R4
0x0009 1010 0010 0011 0010 Iter:
                                    add R2 R3 R2
                                                    ;suma, R2+R3->R2
0x000A 1011_0001_0100_0001
                                    sub R1 R4 R1
                                                    ;resta uno del contador, R1-R4->R1
0x000B 0100 1000 0000 1001
                                    jnz Iter
0x000C 0100 0000 0000 1100 Fin:
                                    j Fin
```

Segunda sesión previa de la práctica 2: simulación de la unidad de control de una CPU simple

Para observar su funcionamiento usaremos una implementación en Verilog del camino de datos y unidad de control ya compilada en el fichero cpu\_tb.vpp. Realizamos una simulación de la cpu con ese programa en ejecución con el comando vvp:

donde la opción +n=14 especifica que la simulación durará 14 ciclos de reloj. Podemos observar las principales señales y los contenidos del banco de registros mediante el Gtkwave. Le pasamos el archivo de volcado de variables generado durante la simulación cpu\_tb.vcd junto con un fichero de configuración cpu\_tb.gtkw donde establecemos de antemano qué variables visualizar.

Observar las señales de reset y reloj en relación con el valor del PC. Comprobar cómo evoluciona el PC según el flujo de control del programa del ejemplo. Chequear que las señales de control son producidas por la UC justo en el medio de cada ciclo de la instrucción correspondiente y que los cambios en los registros debidos a esas señales de control se producen al final del ciclo. Podemos codificar nuestro propio programa usando la tabla de más arriba y verificar su funcionamiento de la misma forma, posiblemente cambiando la opción +n=14 para simular un número mayor o menor de ciclos.

b) Estudiar y familiarizarse con el funcionamiento de los módulos suministrados: ALU, Banco de registros, multiplexores, registro PC, memoria de programa y realizar un nuevo módulo que represente el camino de datos representado más arriba, con la siguiente definición

module microc(output wire [5:0] Opcode, output wire z, input wire clk, reset, s\_inc, s\_inm, we3, wez, input wire [2:0] Op);

c) Completar un fichero testbench a partir de la estructura en microc\_tb.v, que contenga código que permita realizar una simulación similar a la anterior. Partiendo del flujo de ejecución de las instrucciones del programa ejemplo (realizar una traza para ello), en el testbench iremos generando los valores de las señales de control de cada instrucción a ejecutar como si provinieran de la unidad de control (no es necesario crear un módulo específicamente para la unidad de control). Deberemos seguir la ejecución del programa hasta llegar a ejecutar un par de iteraciones del bucle infinito final (13 o 14 ciclos), emitiendo cada vez los valores de las señales de control correspondientes. Para hacer realista la simulación, supondremos que en la primera mitad del ciclo de reloj la unidad de control estaría ocupada decodificando la instrucción y que las señales de control se emitirían a partir de la mitad del ciclo hasta su fin, en el que recomienza el ciclo de la siguiente instrucción. Esto se conseguirá mediante la introducción de los retardos adecuados. Visualizar su correcto funcionamiento con el Gtkwave, los resultados deberían ser similares a los obtenidos en la simulación inicial.